Logo

Linux 内核

6.16.0-rc4

快速搜索

目录

  • 开发流程
  • 提交补丁
  • 行为准则
  • 维护者手册
  • 所有开发流程文档
  • 核心 API
  • 驱动 API
  • 子系统
  • 锁定
  • 许可规则
  • 编写文档
  • 开发工具
  • 测试指南
  • 黑客指南
  • 追踪
  • 故障注入
  • 在线补丁
  • Rust
  • 管理
    • 内核管理通用指南
    • 启动内核
    • 追踪并识别问题
      • 报告问题
      • 报告回归
      • 如何快速构建精简的 Linux 内核
      • 如何验证错误和二分法回归
      • 漏洞挖掘
      • 二分法回归
      • 被污染的内核
      • Ramoops oops/panic 日志记录器
      • 动态调试
      • 解释“未找到可用的 init。”启动挂起消息
      • Kdump 文档 - 基于 kexec 的崩溃转储解决方案
      • 性能监控器支持
      • pstore block oops/panic 日志记录器
      • 清除 WARN_ONCE
      • 减少由于每个 CPU kthread 导致的 OS 抖动
      • Softlockup 检测器和 hardlockup 检测器(又名 nmi_watchdog)
      • 可靠性、可用性和可服务性 (RAS)
      • 错误解码
      • 地址转换
      • Linux Magic 系统请求键 Hacks
    • 核心内核子系统
    • 块层和文件系统管理
    • 设备特定指南
    • 工作负载分析
    • 其他所有内容
  • 构建系统
  • 报告问题
  • 用户空间工具
  • 用户空间 API
  • 固件
  • 固件和设备树
  • CPU 架构
  • 未排序的文档
  • 翻译

本页

  • 显示源代码

性能监控器支持¶

  • 海思 SoC uncore 性能监控单元 (PMU)
  • 海思 PCIe 性能监控单元 (PMU)
  • HNS3 性能监控单元 (PMU)
  • 飞思卡尔 i.MX8 DDR 性能监控单元 (PMU)
  • 高通技术二级缓存性能监控单元 (PMU)
  • 高通数据中心技术 L3 缓存性能监控单元 (PMU)
  • 星宸 StarLink 性能监控单元 (PMU)
  • Marvell Odyssey DDR PMU 性能监控单元 (PMU UNCORE)
  • Marvell Odyssey LLC-TAD 性能监控单元 (PMU UNCORE)
  • ARM 缓存一致性网络
  • Arm 一致性网状网络 PMU
  • Arm 片上网络互连 PMU
  • APM X-Gene SoC 性能监控单元 (PMU)
  • ARM DynamIQ 共享单元 (DSU) PMU
  • Cavium ThunderX2 SoC 性能监控单元 (PMU UNCORE)
  • 阿里巴巴 T-Head SoC Uncore 性能监控单元 (PMU)
  • Synopsys DesignWare Cores (DWC) PCIe 性能监控单元 (PMU)
  • NVIDIA Tegra SoC Uncore 性能监控单元 (PMU)
  • Amlogic SoC DDR 带宽性能监控单元 (PMU)
  • CXL 性能监控单元 (CPMU)
  • Ampere SoC 性能监控单元 (PMU)
  • Marvell Odyssey PEM 性能监控单元 (PMU UNCORE)
©内核开发社区。| 由 Sphinx 5.3.0 & Alabaster 0.7.16 驱动 | 页面源代码